友情提示:如果本网页打开太慢或显示不完整,请尝试鼠标右键“刷新”本网页!
富士康小说网 返回本书目录 加入书签 我的书架 我的书签 TXT全本下载 『收藏到我的浏览器』

电子电路大全(PDF格式)-第55部分

快捷操作: 按键盘上方向键 ← 或 → 可快速上下翻页 按键盘上的 Enter 键可回到本书目录页 按键盘上方向键 ↑ 可回到本页顶部! 如果本书没有阅读完,想下次继续接着阅读,可使用上方 "收藏到我的浏览器" 功能 和 "加入书签" 功能!





激活菜单命令 File…》Show Tree。  



   8)标准数据导入导出接口  



   最终设计好的集成电路版图数据要转换成集成电路制造厂能够读懂的数据格式,支持 



包括EDIF、GDS、CIF等标准数据格式的导入导出(ExportImport)功能。用法:激活菜 



单命令 File…》Import/Export,选择相应的数据格式。  



15。5 频繁使用的 UNIX 命令   



   ls 显示文件或目录信息   



   '语法'  



   ls '…aAbcCdfFgilLmnopqrRstux1' 'file 。。。'  



   '常用选项'  



   …a 列出目录中所有项,包括以。开头的隐含文件  



   …t 按最近一次修改的时间排序  



   …o 列出详细信息,…l列出详细信息,包括隐含文件  



   …R 显示全部目录及文件  



   …x 按多列显示  



   '范例'  



   ls …t 。 ;以修改时间排序显示当前目录中的内容  



   pwd 返回当前目录名   



   clear 清除屏幕   



   exit 退出   



   cd 改变当前目录   



   '范例'  



   cd ;回到用户根目录  



   cd ~user;进入指定用户根目录中  



152    


…………………………………………………………Page 601……………………………………………………………

cd 。。  ;回到上层目录   



cp 复制文件或目录   



'语法'  



cp '…r' source destination  



'常用选项'  



…r 复制整个目录  



'范例'  



cp …r 。。/test 。 ;复制上层中test目录到当前目录中  



mv 移动文件或目录   



'语法'  



mv '…r' source destination  



'常用选项'  



…r 移动整个目录  



'范例'  



mv …r 。。/test 。;移动上层中test目录到当前目录中  



rm,mkdir/rmdir ,ps ,kill ,gzip,ta  



  



  



                                                                   153  


…………………………………………………………Page 602……………………………………………………………

                    第 16 章 反相器电路原理图设计与仿真  



      为了进行集成电路版图与原理图的一致性检查(LVS),用户必须通过各种基于Spice 



核的工具软件生成原理图网表。Zeni4 集成了图形化的电路原理图编辑环境,并可以导出 



电路的SPICE网表。Zeni4 的原理图编辑环境与版图验证环境集成在一个设计管理器中,便 



于快速查找和定位LVS错误。  



16。1 启动实验环境  



Step 1:    cd WORK…DIR  



  



Step 2:    dm &  



  



实验环境将被启动。  



  



16。2 开始一个新的设计  



注:步骤 3 到 5 在此省略!!!  



Step 3:    在实验设计环境下,   鼠标点击菜单  File…》New…》Library。  



  



Step 4:    用下面的信息完成新的库配置  



Library Name: INV1  



In Directory: /tmp  



Use the Technology of Library: INV  



                                                                          



                                                                                          



                                                                                          



                                                                        Step 5:   完成库的配置后, 



                                                                        点击 OK 确认退出。    



                                                                          



                                                                        Step 6:   在设计环境下,鼠 



                                                                        标右击  “PLL”  library ,  从 



                                                                        子菜单列表中选择   “New  



                                                                        Cell/View”  命令。  



                                                                          



Step 7:    用下面的信息完成新的单元的设置。  



Library Name: PLL  



Cell Name: inv  



154    


…………………………………………………………Page 603……………………………………………………………

View Name: schematic  



View Type: schematic  



  



                         



  



Step 8:     完成单元的配置后,点击 



OK 确认退出。    



  



Step 9:     在新的原理图单元被创建 



后,下面的原理图编辑窗将自动弹 



出。  



  



                                                                                                                        



16。3 设计反相器的电路原理图  



        下面我们将利用电路原理图编辑工具 Zeni  Schemaitc  Editor 提供的功能完成反相器电 



                                                                                                                   155  


…………………………………………………………Page 604……………………………………………………………

路原理图的设计。  



Step 10:   从工具条中点击“pmos3”  图标                     。  



注意:  



     此时,一个“Add Instance”窗体将自动出现,表明 pmos3 来自于 analog。pmos。symbol 。 



实际上,“analog”  library 是系统提供的库文件之一,是 Foundry 提供的设计包(PDK )中 



 自带的,还有“basic”,  “spice” ,  “sheet” ,  “digital” ,  and “vgate”等其它系统库。这些系 



统库是不可修改的,它们安装在ZENI_INSTALL_PATH/etc/zeni。lib 。对比系统库,我们工 



作的库称 Normal Library ,例如我们刚创建的 INV1 ,工作库放在WORK_DIR/zeni。lib 路径 



下。  



       



Step 11:  在 Add Instance  对话框中,  填写下面参数信息,如图所示。  



BASE: vdd!  



MODEL: PMOS  



L: 0。35  



W:1。8  



  



                                                                                        

156    


…………………………………………………………Page 605……………………………………………………………

                                                           



Step 12:   完成你的 PMOS 设置后,回到原理图编辑窗(Schematic  Editor  window )移动光 



标,在你需要的位置点击鼠标左键放置 pmos3 ,如图。  



                                                                                                            



Step 13:   同步骤 10,  从工具栏选择  “nmos3” 图标                               ,用下面的信息完成  “Add Instance”  



配置。    



Instance Name: M1  



BASE: gnd!  



MODEL: NMOS  



L:0。35  



W:0。9  



  



Step 14:  在原理图编辑窗中放置 nmos3  ,如图。  



                                                                                                              157  


…………………………………………………………Page 606……………………………………………………………

                                                                                                                               



  



Step 15:  取消  “Add Instance”  窗体。  



Step 16:   鼠标左击连线图标                             或者点击菜单  Add…》Wire。  



  



Step 17:  连接 M0  和  M1  的漏极,再连接 M0  和  M1  的栅极,完成后用“Esc”键取消添加 



线的命令。  



  



158    


…………………………………………………………Page 607……………………………………………………………

                                                                                                                                        

                                                                              



Step 18:  接着完成输入和输出接口的连线,如图。  



                                                                                                                                        



                                                                                                                                                     159  


…………………………………………………………Page 608……………………………………………………………

Step 19:   鼠标点击  Pin   图标                            或者点击菜单  Add…》Pin 添加引脚。  



  



Step 20:  在  “Add  Pin”  对话框中,  填写输入引脚:  the  Pin  Name  with  “IN”;  设置  pin  



direction  为  “Input”。  



                                                                                                                         



                                                                       



Step 21:  放输入引脚到连线的位置,如下图所示。  



                                                                                                                            



160    


…………………………………………………………Page 609……………………………………………………………

Step 22:  接着在  “Add  Pin”  对话框中,  填写输出引脚:  the  pin  name  with  “OUT”;  设置  



pin direction  为  “Output”。  



  



Step 23:  放输出引脚  “OUT” pin  到连线的位置,如下图所示。  



  



                                                                                                                           



                                                                  



Step 24:   从工具栏中鼠标点击电源  vdd                               图标  (        )  和接地  ground   图标  (                 )  ,放置合适 

的位置并完成和MOS 管脚的连线,如下图所示。  



                                                                                                                              161  


…………………………………………………………Page 610……………………………………………………………

                                                                                                                                      



  



Step 25:   到此,我们完成了反相器的设计,点击菜单  Design…》Check and Save  检查和保存 



本次设计。  



    



 162    


…………………………………………………………Page 611……………………………………………………………

16。4 在电路原理图编辑器(Zeni Schematic Editor)中完成仿真  



         电路设计完成后需要用电路仿真工具进行验证,在实验环境下,我们调用了spice3 仿 



真工具实现了电路仿真功能。  



  



下面……  



        我们将在输入引脚加入信号源激励,用 spice3 仿真工具来分析电路性能。最后,我们 



将在波形显示窗(Zeni Waveform Viewer   )中看见仿真结果的波形显示。  



  



16。4。1 在输入引脚添加激励源  



Step 1:    在  Zeni Schematic Editor window 环境下,  在工具栏中鼠标左击                                        图标。  



  



Step 2:    在  Add Instance 对话框中填写下面的激励源信息。  



Library Name: analog  



Cell Name: vdc  



View Name: symbol  



DC: 5v  



                                                                                         

                                                        



Step 3:    把激励源放置在原理图编辑窗中合适的位置。  



  



Step 4:    完成 vdc  和  vdd  、  gnd  的连线,如图所示。  



                                                                                                         163  


…………………………………………………………Page 612……………………………………………………………

                                                                                                                     



  



Step 5:      点击              图标加入信号源。  

  



Step 6:      在  Add Instance  对话框中填写下面的信息。  



  



Library Name: analog  



Cell Name: vplus  



View Name: symbol  



Instance Name: V1  



DC: 0  



V1: 0v  



V2: 5v  



TD: 0  



TR: 1ns  



TF: 1ns  



PW:20ns  



PER: 40ns  



164    


…………………………………………………………Page 613……………………………………………………………

  



  



Step 7:      连接信号源  vplus  和  输入引脚  “IN” ,如图。  



  



                                                                                                                               

  



Step 8:       点击菜单  Design…》Check and Save 完成检查和保存。      



  



16。4。2 设置仿真环境  



Step 9:      在原理图编辑窗(Schematic Editor window)中,  点击菜单 Options…》Tools…。  工 



具选择对话框将自动出现。  



  



Step 10:   设置仿真器为  spice3。  如下图所示。  



  



                                                                                                                                 165  


…………………………………………………………Page 614……………………………………………………………

                                                                                                                     



                                                                     



Step 11:   点击 Ok  完成仿真器的选择。  



  



Step 12:   因为一种仿真器只接受相应的网表格式,所以按照你设置的仿真器,点击菜单  



Options…》Export Format…》Netlist  去配置你的仿真器相应的网表格式。  针对  spice3 仿真器,  



配置网表格式如下。  



  



                                                                                                                   



166    


…………………………………………………………Page 615……………………………………………………………

                                                                   



Step 13:   点击 Ok  确认输出网表的格式。  



  



Step 14:   点击菜单  Tools…》External Simulation。  外部仿真对话框自动弹出。  



  



Step 15:   外部仿真对话框中,Analysis&Controls  部分,填写电路分析的类型和控制语句如 



下:  



  



                                                                                                                                  



  



Step 16:  请替换你使用的器件模型文件的位置。  



  



Step 17:  在运行仿真之前,你可以点击  View  Netlist…  按钮去查看  Zeni  Schematic  Editor 



工具产生的电路网表。  



  



Step 18:  在  External Simulation  对话框中,点击  Run&Close  按钮去调用  spice3  仿真器进 



行仿真。 ZTerm…spice3  对话框如下图所示。  



  



                                                                                                                               167  


…………………………………………………………Page 616……………………………………………………………

                                                                                                                                  

         



Step 19:   关闭  Zterm 对话框。  



  



Step 20:  在九天管理环境(Zeni Design Mananger window )下,  点击菜单 Tools…》Waveform  



Viewer 调用仿真波形。  



  



Step 21:  在  Waveform Viewer window 环境下,  点击菜单  File…》Open Plot ,  打开仿真数据 



文件  “inv。raw”。    



  



168    


…………………………………………………………Page 617……………………………………………………………

                                                                                                                                                  



Step 22:   点击菜单  Signal…》Add/Delete Signals…。  在列表中选择你要查看的信号,如图。  



                                                                                                                               

                                                                                                                                                  169  


…………………………………………………………Page 618……………………………………………………………

Step 23:   点击 Ok 完成  Add/Delete Signals  对话框。  



  



Step 24:  在 Waveform Viewer  环境下,你会发现你选择的两个信号重叠在一起,点击菜单  



Option…》Custom…》Analog Signal,打开  Stack  选择去分开这两个信号。  



  



                                                                                                                           

    



  



  



  



   



   



   



   



   



170    


…………………………………………………………Page 619……………………………………………………………

                                  第 17 章 反相器版图编辑  



版图编辑  



      集成电路设计者完成原理图设计后,需要在物理级进行电路实现-版图编辑,我们采 



用九天的版图设计工具 —Zeni Physica
返回目录 上一页 下一页 回到顶部 9 9
快捷操作: 按键盘上方向键 ← 或 → 可快速上下翻页 按键盘上的 Enter 键可回到本书目录页 按键盘上方向键 ↑ 可回到本页顶部!
温馨提示: 温看小说的同时发表评论,说出自己的看法和其它小伙伴们分享也不错哦!发表书评还可以获得积分和经验奖励,认真写原创书评 被采纳为精评可以获得大量金币、积分和经验奖励哦!